internal

Domestic Conference

58. "Atomistic modeling and simulations on the effects of interface traps in nanoscale field effect transistors," Mincheol Shin, Korea SuperComputing Conference 2020, Virtual conference, 2020.09.

57."Spacer Engineering of Double Gate MOSFET: Performance Study Based on Quantum Transport Simulations" 변지훈, 이현구, 신민철, 제 27회 반도체 학술대회, 정선, 2020.

56."Machine-Learning-based Device Optimization with TCAD" 김보겸, 신민철, 제 27회 반도체 학술대회, 정선, 2020.

55. "Tunneling electroresistance Effect Enhanced by Polar Interface in Hafnia-based Ferroelectric Tunnel Junction," 서준범, 신민철, 제 27회 반도체 학술대회, 정선, 2020.

54. "Effects of the Gate Offset on Performance of Double-Gate negative Capacitance Field-Effect Transistors" 이현구, 서준범, 신민철, 제 27회 반도체 학술대회, 정선, 2020. (분과우수논문상 수상)

53. "GaSb/InAs Heterojunction-based UTB Tunnel FETs: A first principles study" 조유철, 장윤희, 신민철, 제 26회 반도체 학술대회, 횡성, 2019.

52."Si-based promising FETs : Si/GaP FETs" 김보겸, 신민철, 제 26회 반도체 학술대회, 횡성, 2019.

51. "First-principles based simulations of nanoscale field effect transistors having hundreds of thousands atoms," Mincheol Shin, Korea SuperComputing Conference 2018, Seoul, 2018. 10. 4-5 (invited).

50. "New Non-volatile Multi-level Cell Using Epitaxial Strain Effect and Double Ferroelectric Tunnel Junctions", 김문회, 서준범, 신민철, 제 25회 반도체 학술대회, 정선, 2018.

49. "Effects of Shell Thickness on Performance of GaSb/InAs Core/Shell Nanowire pMOSFETs", 이현구, 신민철, 제 25회 반도체 학술대회, 정선, 2018. (분과우수논문상 수상)

48. "A Simulation Study on Tunneling Electroresistance Effect in Ferroelectric Tunnel Junction", 서준범, 김문회, 신민철, 제 25회 반도체 학술대회, 정선, 2018.

47. "Wigner 수송방정식에 의한 나노선 공명투과 트랜지스터의 양자 수송 계산", 이준호, 신민철, , 한국물리학회, 2018.4

46. "Atomistic simulations of nanoscale field effect transistors," Mincheol Shin, 제 25회 한국반도체학술대회, 정선, 2018. 2. 5 - 2. 7. (invited)

45. "First-principles based non-equilibrium Green's function simulations of low-power semiconductor devices," Mincheol Shin, 2017 KPS Fall Meeting Pioneer Workshop, Gyeongju, Korea, 2017. 10. 25-27 (invited)

44. "Performance of Black Phosphorus Tunnel FETs under Uniaxial Strain: First-principle Study", 정성우, 서준범, 신민철, 제 24회 반도체 학술대회, 홍천, 2017. (분과우수논문상 수상)

43. "Density-Functional Theory Based Simulation of Biaxial Strained Silicon Ultra-Thin-Body FETs", 허성현, 정효은, 신민철, 제24회 반도체 학술대회, 홍천, 2017.

42. "DFT-based NEGF simulations of nanoscale field effect transistors," Mincheol Shin, DFT & Beyond Workshop, Daejeon, Korea, 2016, 8, 16 (invited)

41. "First-Principles Calculation of Schottky-Barrier Height of the Nanostructured Silicide-Si Junction", 이재현, 김성철, 신민철, 제 12회 고등과학원 전자구조계산 학회, 2016.6

40. "위그너 방정식에 의한 다중 층 원통형 나노선-FET의 양자 수송 연구", 이준호, 신민철, 한국물리학회, 2016.4

39. "위그너 방정식에 의한 가우션 웨이브 패킷과 무반사 포텐셜과의 상호작용 연구", 이준호, 신민철, 한국물리학회, 2016.4

38. "Simulation Study of Double-Gate Tunnel Dielectric-based Tunnel FET", 박상천, 서준범, 정우진, 신민철, 제23회 반도체 학술대회, 정선, 2016.

37. "Atomistic Simulation of InAs Tunnel FETs based on TB-NEGF Method", 정우진, 신민철, 제23회 반도체 학술대회, 정선, 2016.

36. "First-Principles-based Quantum Transport Calculations of 2D Material Field-Effect Transistors", 안용수, 신민철, 제23회 반도체 학술대회, 정선, 2016.

35. "위그너 수송 방정식을 이용한 사이리스터 분석", 이준호, 신민철, 한국물리학회, 2015.4

34. "위그너 함수를 이용한 다중 접합 소자 해석", 이준호, 신민철, 한국물리학회, 2015.4

33. "Quantum Transport Simulation of Spin-Transfer Torque (STT): Nonequilibrium Green’s Function Approach",노성철, 신민철, 제22회 반도체 학술대회, 인천, 2015.

32. "Effects of Ferroelectric Thickness on Negative Capacitance FET Inverters", 서준범, 이재현, 신민철, 제22회 반도체 학술대회, 인천, 2015.

31. "DFT-NEGF Simulation of Si Nanowire Transistors using Reduced-Sized Hamiltonian", 정우진, 이재현, 신민철, 제22회 반도체 학술대회, 인천, 2015.

30. "극히 높은 진동수의 자기장하의 2종 초전도체의 교류자화율", 이준호, 신민철, 한국물리학회, 대전, 2014.

29. "Simulation of III-V UTB SB-MOSFETs using tight-binding band-structure calculations", 최호원, 이재현, 이여름,신민철, 제21회 한국반도체 학술대회, 서울, 2014.

28. "Simulation of dual material gate InAs Schottky barrier field effect transistor", 최원철, 이재현, 신민철, 제21회 한국반도체 학술대회, 서울, 2014.

27. "Thermoelectric effect of silicide and silicon hetero-junction structured devices", 최원철, 박영삼, 현영훈, 정태형, 김재현, 김수정, 전효진, 신민철, 장문규, 한국물리학회 , 창원, 2013.

26. "Injection locking of spin transfer nano-oscillators to a microwave current", 강두형, 신민철, 한국물리학회 , 대전, 2013.

25. "Surface Roughness Effects in Schottky Barrier Tunneling Transistors: comparative study against Ohmic Contact Devices", 정효은, 신민철, 제20회 한국반도체 학술대회 , 횡성, 2013.

24. "Quantum Simulation of p-type Nanowire Schottky Barrier MOSFETs: Silicon versus Germanium Channel", 이재현, 최원철, 신민철, 제20회 한국반도체 학술대회 , 횡성, 2013.

23. "Computational Study of p-type Germanium Nanowire Field Effect Transistors", 정주영, 류훈, 신민철, 제20회 한국반도체 학술대회 , 횡성, 2013.

22. "Effect of silicide/silicon hetero-junction structure on thermoelectricity", 최원철, 박영삼, 현영훈, 정태영, 김재현, 김수정, 전효진, 신민철, 장문규, 제20회 한국반도체 학술대회 , 횡성, 2013.

21. "Study of Hole-mobility Behaviors in Ultra-scaled Silicon Nanowire Field Effect Transistors: Multi-band Monte Carlo Approach", 류훈, 정주영, 신민철, 제19회 한국반도체 학술대회 , 서울, 2012.

20. "Fabrication of silicon nanowire based thermoelectric device and temperature sensor calibration ", 최원철, 박영삼, 현영훈, 정태형, 김재현, 신민철, 장문규, 제19회 한국반도체 학술대회 , 서울, 2012.

19. "Non-equilibrium Green's function approach to surface-roughness-limited-mobility in silicon nanowire FETs", 정효은, 신민철, 제19회 한국반도체 학술대회 , 서울, 2012.

18. "Quantum Simulation of Hole Transport in Si Nanowire pMOSFET," Mincheol Shin, 제17회 한국반도체학술대회, 대구 (2010. 2. 24.-2.26).

17. "Modeling and Simulation of Single-electron Digital-to-Analog Converter", 신민철, 제11회 한국반도체학술대회, 무주 (2004. 2. 19.-2.20.)

16. "Neural Network Synapse Device Using Single-Electron Tunnel Junctions," 신민철, 한국물리학회, 대구 (2003. 10. 24.-10.25.)

15. "고리형 양자점 배열에서의 복수 쿨롱 가로막기 갭", 신민철, 한국물리학회 초청강연, 전주 (1998. 10. 24. - 10. 25.)

14. "나노스케일의 물질조작을 이용한 상온 단전자 관통 연구", 박강호, 하정숙, 윤완수, 신민철, 박경완, 이일항, 한국물리학회, 서울 (1998. 4. 24. ~ 4. 25.)

13. "Electron Diffraction Due to a Reflection Grating in a Conducting Wire", 박경완, 이성재, 신민철, 육종설, 이일항, 권혁찬, 제5차 한국반도체학술대회, 서울, (1998. 2. 25. ~ 2. 27.)

12. "이차원 양자점 배열에서의 복수 쿨롱 간격", 신민철, 이성재, 박경완, 이일항, 제5차 한국반도체학술대회, 서울, (1998. 2. 25. ~ 2. 27.)

11. "Low Resistance Pd/Sb/Zn/Pd Ohmic Contact Scheme to P-InP", 박문호, L.C. Wang, 박경완, 이성재, 신민철, 오상철, 이일항, 제5차 한국반도체학술대회, 서울, (1998. 2. 25. ~ 2. 27.)

10. "Wigner Function Approach to Single Electron Tunnel Junctions with The Electromagnetic Environment", 오상철,신민철, 이성재, 박경완, 이일항, 한국물리학회, 울산 (1997. 4. 25. ~ 4. 26.)

9. "Single Electron Charging and Tunneling Effects in Nanometer Sized Ag Quantum Dots Grown on Silicon Surface", 박강호, 하정숙, 윤완수, 신민철, 박경완, 이일항, 한국진공학회, 군산 (1997. 7. 3. ~ 7. 4.)

8. "The Macroscopic Persistent Current in the Quantum Hall Regime," Seongjae Lee, Hyuk Chan Kwon, Kyoung Wan Park, Mincheol Shin, Jongseol Yuk, El-Hang Lee, 1st Workshop on the Physics of Low-dimensional Structures and Application, Taejon(KAIST) (1996. 11. 8 ~ 11. 9.).

7. "Resistance Oscillations in a Quantum Interference Transistor," 박경완, 이성재, 신민철, 이일항, 권혁찬, 제3회 한국 반도체 학술대회 논문집, pp 441 ~ 442 (1996).

6. "Electron Diffraction due to a Reflection Grating in a Quantum Wire," 육종설, 박경완, 이성재, 신민철, 이일항, 권혁찬, 한국물리학회, 광주 (1996. 10. 25. ~ 10. 26.).

5. "Quantum Transportation Corrugated AlGaAs/GaAs Wire Structure," 박경완, 이성재, 신민철, 이일항, 제2회 한국 반도체 학술대회, 정주 (1995. 2. 7.).

4. "Observation of Aharonov-Bohm effect in a Mesoscopic Ring Structure," 이성재, 박경완, 신민철, 이일항, 제2회 한국 반도체 학술대회, 정주 (1995. 2. 7.).

3. "Various Quantum Interference Phenomena in Corrugated-gate 2DEG Wire Structure," 박경완, 이성재, 신민철, 이일항, Symposium on Condensed Matter Physics, 서울 (1995. 6. 22.).

2. "미세양자선구조에서의 전자 수송 현상," 신민철, 이성재, 박경완, 이일항, 제1회 한국 반도체 학술대회, 온양 (1994. 2. 21. ~ 2. 23.).

1. "Fabrication of Mesoscopic Ring and Wire Structures and Their Magnetoresistances," 박경완, 이성재, 신민철, 이일항, 권혁찬, 제1회 한국 반도체 학술대회, 온양 (1994. 2. 21 ~ 2. 23.).